Cadence Design Systems - Cadence Design Systems - Wikipedia
![]() | |
![]() Centrála Cadence v San Jose v Kalifornii | |
Veřejnost | |
Obchodováno jako |
|
Průmysl | Počítačový software |
Založený | 1988 |
Hlavní sídlo | San Jose, Kalifornie, Spojené státy |
Klíčoví lidé | Lip-Bu Tan, VÝKONNÝ ŘEDITEL;Anirudh Devgan, Prezidente |
Příjmy | ![]() |
![]() | |
Počet zaměstnanců | 8 900 (říjen 2020) |
webová stránka | kadence |
Cadence Design Systems, Inc.se sídlem v San Jose, Kalifornie,[1] je Američan nadnárodní společnost poskytující výpočetní software, založená v roce 1988 sloučením společností SDA Systems a ECAD, Inc. Společnost vyrábí softwarové, hardwarové a křemíkové struktury pro navrhování integrované obvody, systémy na čipech (SoC) a desky plošných spojů.[2]
Dějiny
Počátky
Cadence Design Systems začínal jako elektronická automatizace designu (EDA) společnost, která vznikla sloučením společnosti Solomon Design Automation (SDA) v roce 1988, kterou v roce 1983 založila společnost Richard Newton, Alberto Sangiovanni-Vincentelli a James Solomon, a ECAD, veřejná společnost, kterou spolu založili Glen Antle a Paul Huang v roce 1982. Generální ředitel SDA Joseph Costello byl jmenován generálním ředitelem nově kombinované společnosti.[3]
Výkonné vedení
Po rezignaci původního generálního ředitele Cadence Joe Costella v roce 1997 byl Jack Harding jmenován generálním ředitelem.[4] Ray Bingham byl jmenován generálním ředitelem v roce 1999.[5] V roce 2004 se novým ředitelem společnosti Cadence stal Mike Fister.[6]
V roce 2008 byla jmenována rada Cadence Lip-Bu Tan jako úřadující generální ředitel po rezignaci Mikea Fistera; Tan sloužil v představenstvu Cadence od roku 2004.[7] V lednu 2009 správní rada Cadence jednomyslně hlasovala pro potvrzení Lip-Bu Tan jako prezidenta a generálního ředitele. Tan byl naposledy generálním ředitelem společnosti Walden International, a rizikový kapitál firmy, kde zůstává předsedou firmy. [8] V roce 2017 jmenovala Cadence Anirudha Devgana prezidentem, který odpovídal společnosti Lip-Bu Tan.[9]
produkty
Společnost vyvíjí software, hardware a duševní vlastnictví (IP) používané k navrhování čipů,[10] systémy a desky plošných spojů,[11] stejně jako rozhraní pokrývající IP, paměť, analogové, periferie SoC, jednotky zpracování datové roviny a ověření.
Zakázkové technologie IC
- Virtuózní platforma. Nástroje pro návrh zcela na zakázku integrované obvody;[12] zahrnuje schematické zadání, modelování chování (Verilog-AMS ), simulace obvodu, vlastní rozložení, fyzické ověření, extrakce a zpětná anotace. Používá se hlavně pro analogový smíšený signál, RF a vzory standardních buněk, ale také Paměť a FPGA vzory.
- Spectre X. V červnu 2019 představila společnost Cadence simulátor paralelních obvodů Spectre X, aby uživatelé mohli distribuovat simulace v časové a frekvenční oblasti napříč stovkami procesorů pro rychlejší běh a rychlost.[13]
Technologie digitální implementace a odhlášení
- Rod, Innovus, Tempus a Voltus. V březnu 2020 společnost Cadence oznámila svůj Innovus místo a trasa motor a optimalizátor byly nyní integrovány do modelu Genus Syntéza s oběma nástroji využívajícími společné uživatelské rozhraní a databázi;[14] Dodatečně, strojové učení byly zavedeny funkce zaměřené na lepší výkon a výkon v celé oblasti Innovus, Tempus Načasování odhlášení a Voltus IC Integrita napájení digitální tok.[15]
Další nástroje Cadence RTL to GDS II: Kontrola konformní ekvivalence, Stratus High-Level Synthes, Joulesova analýza výkonu, Quantus RC Extraction, Modus AutomaticTest Pattern Generation.
Ověřovací technologie
- Xcelium. Xcelium je paralelní simulátor, představený v roce 2017, založený na vícejádrech paralelní výpočty architektura.[16]
- JasperGold. JasperGold je formální ověření nástroj, původně představený v roce 2003.[17] V roce 2019 společnost Cadence oznámila novou technologii strojového učení pro automatizaci výběru a parametrizace řešiče JasperGold za účelem dosažení rychlejších prvotních důkazů; navíc k optimalizaci regresních běhů.[18]
- Perspec System Verifier. Perspec byl oznámen v roce 2014, pro definování a ověření scénářů ověření na úrovni systému a následné vytvoření testovacích případů k ověření scénářů pomocí technologie řešení omezení.[19] V polovině roku 2018 společnost Cadence oznámila, že Perspec nový podporuje Accellera Standard Portable Test and Stimulus Standard (PSS)[20]
- vManager. V roce 2014 společnost Cadence oznámila vManager, nástroj pro správu ověřování pro sledování procesu ověřování, včetně pokrytí, využívající jako zdroj dat emulaci, simulaci a / nebo formální technologii.[21]
- Palladium Z1. V roce 2015 společnost Cadence oznámila Palladium Z1 Emulace hardwaru plošina,[22] s více než 100 miliony bran za hodinu rychlosti kompilace a výkonem více než 1MHz u návrhů miliard bran.[23] Emulátor Palladium společnosti Cadence byl původně z akvizice společnosti Cadence Quickturn v roce 1998.[24]
- Protium S1 / X1. Prototypování FPGA platforma byla oficiálně představena v roce 2014.[25] V roce 2017 představila společnost Cadence Protium S1 Xilinx Virtex UltraScale FPGA.[26] V roce 2019 byly představeny regálové prototypy Protium X1,[27] o kterém Cadence tvrdil, že podporoval 1,2 miliardy hradlových SoC kolem 5MHz.[28] Palladium S1 / X1 a Protium sdílejí jediný tok kompilace.[29]
Duševní vlastnictví
Navrhněte oblasti cílení na IP včetně paměti / úložiště / vysoce výkonných protokolů rozhraní (řadiče USB nebo PCIe a PHY), Tensilica DSP procesory pro audio, vidění, bezdrátové modemy a konvoluční neurální sítě. Tensilica DSP procesory IP[30] zahrnout:
- Tensilica Vision DSP pro Zobrazování, Vidění a AI zpracovává se[31][32]
- Rodina procesorů Tensilica DNA pro Zrychlení AI[38][39]
Technologie PCB a obalů
- Platforma Allegro. Nástroje pro společný design integrované obvody, balíčky, a PCB,[40] včetně Specctra auto-router.
- OrCAD /PSpice. Nástroje pro menší konstrukční týmy a jednotlivé designéry desek plošných spojů.[40]
- Sigrity. Nástroje pro analýzu signálu, energetické a tepelné integrity a návrh IC balíčku.[41]
Analýza systému
- Jasnost. Cadence představila Clarity v dubnu 2019 jako součást své expanze do systémové analýzy. Clarity je 3D polní řešič pro elektromagnetickou analýzu, který využívá distribuované adaptivní sítě k rozdělení úloh napříč stovkami jader pro zvýšení rychlosti a kapacity.[42]
- Celsia. V září 2019 Cadence oznámila Celsius, tepelný řešič paralelní architektury, který využívá analýzu konečných prvků pro pevné struktury a výpočetní dynamiku tekutin (CFD) pro tekutiny.[43]
Uznání
V roce 2020 časopis Fortune Magazine jmenoval Cadence do seznamu „100 nejlepších společností pro práci“ ve Fortune, a to již šestým rokem v řadě.[44]
Také v roce 2020 se společnost Cadence umístila na 45. místě v časopisu PEOPLE Společnosti, které se starají.[45]
V roce 2019 Investor's Business Daily zařadil Cadence Design Systems na 5. místo v seznamu 50 nejlepších společností v oblasti životního prostředí, sociálních věcí a správy věcí veřejných (ESG).[46]
V roce 2016 byl generální ředitel společnosti Cadence Lip-Bu Tan oceněn Dr. Morris Chang Exemplary Leadership Award od Global Semiconductor Alliance.[47]
Akvizice
Časová osa
Rok oznámen | Společnost | Obchodní | Hodnota (americký dolar ) | Reference |
---|---|---|---|---|
1989 | Automatizace návrhu brány | Simulační software | 72 milionů $ | [48] |
1991 | Platná logika | Návrh na úrovni brány | 198 milionů $ | [49] [50] |
1993 | Comdisco Systems | Návrh digitálního signálu a komunikace | 13 milionů $ | [51] |
1997 | Technologie Cooper & Chyan | Umístění a směrování | 422 milionů $ | [52] [53] |
1998 | Quickturn Design Systems | Emulační hardware | 253 milionů $ | [54] |
1999 | Systémy OrCAD | PCB a FPGA design | 121 milionů $ | [55] |
2002 | IBM DFT nástroje a skupina | Design-for-Test | nezveřejněno | [56] |
2003 | Celestry Design | Husté modelování, plný čip simulace obvodu | nezveřejněno | [57] |
2003 | Verplex | Formální ověření, kontrola rovnocennosti | nezveřejněno | [58] |
2004 | Neolinear | Rozložení analogových a smíšených signálů, dimenzování obvodů | nezveřejněno | [59] |
2005 | Věrnost | Automatizace ověřování, hardwarová akcelerace | 315 milionů $ | [60] |
2006 | Praesagus | Predikce výrobních variací | 26 milionů $ | [61] |
2007 | Invarium | Litografické modelování a syntéza vzorů | nezveřejněno | [62] |
2007 | Čistý tvar | Design pro výrobu | nezveřejněno | [63] [64] |
2008 | Odhad čipu | IP portál, správa opětovného použití IP | nezveřejněno | [65] |
2010 | Software Denali | Paměťové modely, návrh IP, ověření IP | 315 milionů $ | [66] |
2011 | Altos Design Automation | Základní IP charakterizace, jako je paměť, standardní knihovny buněk | nezveřejněno | [67] [68] |
2011 | Azuro | Souběžná optimalizace hodin | nezveřejněno | [69] |
2012 | Sigrity | Analýza signálu, výkonové a tepelné integrity, návrh IC balíčku | 80 milionů $ | [70] [71] |
2013 | Kosmické obvody | Analogová a smíšená IP adresa pro IP mobilních zařízení, jako jsou USB, MIPI, audio a Wi-Fi jádra | nezveřejněno | [72] [73] |
2013 | Tensilica | Zpracování IP dataplane | 380 milionů $ | [74][75] |
2013 | Evatronix | Polovodičové IP: rozhraní USB, MIPI, displej a úložiště | nezveřejněno | [76] |
2014 | Systémy Forte Design | Syntéza na vysoké úrovni | nezveřejněno | [77][78] |
2014 | Jasper Design Automation | Formální analýza a ověření | 170 milionů dolarů | [79][80] |
2016 | Rocketick Technologies | Vícejádrový paralelní simulátor | nezveřejněno | [81] |
2017 | nusemi | Vysokorychlostní serializátor / deserializátor (SerDes ) komunikační IP | nezveřejněno | [82] |
2019 | AWR Corporation | Software pro návrh bezdrátových / vysokofrekvenčních vysokofrekvenčních aplikací | 160 milionů $ | [83] |
2020 | Software Integrand | Metoda momentů řešitel technologie pro analýzu a extrakci pro simulaci velkých IC a balíků, charakterizaci a analýzu v systémech 3D-IC | nezveřejněno | [84][85] |
2020 | InspectAR Augmented Interfaces | Mapuje elektroniku a označí schémata obvodových desek v reálném čase pomocí rozšířené reality | nezveřejněno | [86][87] |
Společnost také získala High-Level Design (HLD), UniCAD, CadMOS, Ambit Design Systems, Simplex, Silicon Perspective, Plato a Get2Chip.
Příbuzný
- V roce 2007 se o společnosti Cadence říkalo, že s ní jedná Kohlberg Kravis Roberts a Blackstone Group ohledně možného prodeje společnosti.[88]
- V roce 2008 společnost Cadence stáhla nabídku 1,6 miliardy dolarů na nákup konkurenta Mentor Graphics.[89]
Soudní spory
Avanti Corporation
V letech 1995 až 2002 byla společnost Cadence zapojena do a 6letý právní spor[90] s Avanti Corporation (značka „Avant!“), ve které společnost Cadence tvrdila, že společnost Avanti ukradla kód Cadence, a společnost Avanti jej popřela. Podle Business Week „Případ Avanti je pravděpodobně nejdramatičtějším příběhem zločinu bílých límečků v historii Silicon Valley“.[90] Vedoucí pracovníci Avanti nakonec prosili žádná soutěž a Cadence dostal v restituci několik stovek milionů dolarů. Avanti poté koupila společnost Synopsys, která zaplatila o 265 milionů dolarů více za vypořádání zbývajících pohledávek.[91] Případ vyústil v řadu právní precedenty.[92]
Aptix Corporation
Společnost Quickturn Design Systems, kterou společnost Cadence získala, se účastnila řady právních akcí se společností Aptix Corporation. Aptix licencoval patent na Mentor Graphics a obě společnosti společně žalovaly společnost Quickturn pro údajné porušení patentu. Amr Mohsen, generální ředitel společnosti Aptix, padělal a pozměnil právní důkazy a následně byl obviněn ze spiknutí, křivé přísahy a maření spravedlnosti. Mohsen byl zatčen poté, co porušil svou dohodu o kauci pokusem o útěk ze země. Ve vězení Mohsen plánoval zastrašit svědky a zabít federálního soudce předsedajícího jeho případu.[93] Mohsen byl dále obviněn z pokusu o odložení federálního soudu předstíráním nekompetentnosti.[94][95] Kvůli ohromnému zneužití soudce rozhodl soudní spor jako nevymahatelný a Mohsen byl odsouzen k 17 letům vězení.[96] Společnost Mentor Graphics následně žalovala společnost Aptix o náhradu nákladů řízení. Cadence také žaloval společnosti Mentor Graphics a Aptix za náhradu právních nákladů.[97]
Berkeley Design Automation
V roce 2013 společnost Cadence žalovala společnost Berkeley Design Automation (BDA) za obcházení licenčního schématu pro propojení jejího simulátoru Analog FastSpice (AFS) s analogovým designovým prostředím Cadence (Virtuoso ADE).[98]Soudní spor byl urovnán o necelý rok později nezveřejněnou platbou BDA a víceletou dohodou o podpoře interoperability AFS s ADE prostřednictvím oficiálního rozhraní Cadence. BDA koupil Mentor Graphics o několik měsíců později.[99]
Pozoruhodné osoby
- Alberto Sangiovanni-Vincentelli, spoluzakladatel[100]
- Richard Newton, spoluzakladatel
- James Solomon, spoluzakladatel
- Ken Kundert, kamaráde. Tvůrce Přízrak řada produktů pro simulaci obvodů (včetně SpectreRF ) a Verilog-A jazyk popisu analogového hardwaru
- Joseph Costello, výkonný ředitel, 1988–1997
- Lip-Bu Tan, Generální ředitel, 2009 – současnost
- Anirudh Devgan, Prezident, 2017 – současnost
- Penny Herscherová
Viz také
Reference
- ^ Investiční obchodní den Generální ředitel společnosti Lip-Bu Tan Molds Troubled Cadence Into Long-Term Leader Citováno 12. listopadu 2020
- ^ Ulice Jak Cadence navrhuje budoucnost Citováno 21. července 2020
- ^ NYTimes Fun Chief at Cadence Is Serious Merger Man Vyvolány 4. října 1991
- ^ WSJ Cadello's Costello odstoupil jako generální ředitel a připojil se k softwarové firmě Citováno 21. října 1997
- ^ EETimes Harding nahradil jako prezident Cadence Citováno 27. dubna 1999
- ^ WSJ Michael Fister od Intelu rezignuje na špičkovou pozici v Cadence Citováno 13. května 2004
- ^ IConnect007 Generální ředitel Cadence Mike Fister rezignuje Citováno 15. října 2008
- ^ EETimes Lip-Bu Tan jmenován generálním ředitelem Cadence Získaný 8. ledna 2009
- ^ Hledám Alfu Jmenování určitých úředníků Citováno 16. listopadu 2017
- ^ Návrh na diagonální cestě ve snaze o rychlejší čip John Markoff, The New York Times, 26. února 2007
- ^ NYTimes Cadence získává softwarovou společnost Citováno 11. dubna 1990
- ^ „Popis kurzu z University of Colorado“. Archivovány od originál dne 2007-06-24. Citováno 2007-06-10.
- ^ Nová elektronika Cadence se snaží zvýšit výkon simulace pomocí simulátoru Spectre X. Citováno 3. června 2019
- ^ EENews Evropa Digitální plný tok Cadence slibuje až 3x rychlejší propustnost a lepší výsledky Citováno 17. března 2020
- ^ EENews Embedded Digitální plný tok kadence získá trojnásobné zvýšení propustnosti Citováno 18. března 2020
- ^ EET Asia Vícejádrový paralelní motor pohání simulátor Cadence Citováno 1. března 2017.
- ^ EETimes Startup slibuje „čistý“ formální nástroj pro ověřování Citováno 19. května 2003
- ^ eeNews Evropa Platforma pro formální ověřování využívá AI k urychlení propustnosti ověřování Citováno 9. května 2019
- ^ Týdenní elektronika Čipové ověření se přesune na úroveň systému Citováno 11. prosince 2014
- ^ Týdenní elektronika EDA zahrnuje standard pro zefektivnění testu a ověřování IC Citováno 6. července 2018
- ^ Fórum technického designu Cadence používá SQL ke zvýšení kapacity správce ověřování Citováno 24. února 2014
- ^ EE Journal Stav emulace Citováno 6. června 2016
- ^ Elektronický specifikátor Enterprise Emulation Platform vyvíjí superpočítač Citováno 26. října 2016
- ^ NY Times Kadence k získání designu Quickturn Citováno 36137
- ^ EDN Cadence představuje prototypovou platformu SoC pro prototypy SoC založenou na FPGA Získaný 14. července 2014
- ^ EET Asia Vícejádrový paralelní motor pohání simulátor Cadence Citováno 1. března 2017
- ^ Fórum technického designu Cadence rozšiřuje protium pro prototypování založené na stojanech Citováno 28. května 2019
- ^ Týdenní elektronika Cadence machine can prototype a 1bn gate SoC on FPGAs Citováno 29. května 2019
- ^ EE Journal Aktualizace kadence EDA Citováno 8. května 2017
- ^ „Přizpůsobitelný procesor Tensilica a DSP IP“. ip.cadence.com. Citováno 2019-05-16.
- ^ AnandTech Cadence oznamuje Tensilica Q7 DSP Citováno 15. května 2029
- ^ Vestavěné Cadence: Tensilica Vision Q7 DSP IP zdvojnásobuje vidění a výkon AI pro automobilový průmysl, AR / VR mobile Citováno 16. května 2019
- ^ eeNews Embedded Cadence Tensilica HiFi 5 DSP pro zpracování zvuku a hlasu Citováno 1. listopadu 2018
- ^ EE Journal Sledování vývoje AI Citováno 12. listopadu 2018
- ^ Engineering.com Cadence oznamuje dostupnost architektury procesoru Tensilica Xtensa LX7 Citováno 30. září 2016
- ^ Integrovaný výpočetní design Cadence Tensilica ConnX B20 DSP IP zvyšuje výkon pro automobilový radar / Lidar a 5G Citováno 8. března 2019
- ^ Týdenní elektronika Cadence zvyšuje propustnost DSP pro 5G komunikaci a automobilový radar a lidar Citováno 7. března 2019
- ^ AnandTech Cadence ohlašuje Tensilica DNA 100 IP: Větší umělá inteligence Citováno 19. září 2018
- ^ Elektronický design Cadence's Deep-Neural-Network Processor pushes to 3.4 TMACs / W Citováno 26. září 2018
- ^ A b „Softwarové a CAD nástroje pro UNIX“. Carleton University. Archivovány od originál dne 2012-04-30. Citováno 2007-06-10.
- ^ EE Times Cadence vyplácí 80 milionů dolarů na nákup firmy zabývající se integritou signálu Citováno 3. července 2012
- ^ McGrath, Dylan (2. dubna 2019). „Trh pro analýzu systému Cadence Eyes“. EE Times.
- ^ Integrované zprávy EE Kompletní elektricko-tepelná simulace pro analýzu systému Citováno 19. září 2019
- ^ "Cadence". Štěstí. Citováno 2020-04-28.
- ^ Skvělé místo pro práci LIDÉ Společnosti, které se starají do roku 2020 Citováno 28. listopadu 2020
- ^ „50 nejlepších společností ESG: seznam nejlepších dnešních akcií z hlediska environmentálních, sociálních a správních hodnot“. Investiční obchodní den. 2. prosince 2019.
- ^ Web GSA Dr. Morris Chang Příkladný vítěz ceny za vedení Citováno 28. listopadu 2020
- ^ NY Times Cadence to Buy Gateway Design Citováno 20. ledna 2005
- ^ UPI Cadence Design, platná logika Vyvolány 2. října 1991
- ^ SemiEngineering Platné logické systémy Citováno 29. listopadu 2020
- ^ Financování vesmíru Historie systémů kadence Citováno 20. ledna 2005
- ^ Cadence ke koupi Cooper & Chyan Citováno 29. října 1996
- ^ Wall Street Journal Cadence Design Systems souhlasí s nákupem společnosti Cooper & Chyan Citováno 29. října 1996
- ^ „Cadence to Acquire Quickturn Design“. The New York Times. 10. prosince 1998. Citováno 3. dubna 2015.
- ^ „Aktualizace: Cadence se zvýší z nákupu Orcad“. EETimes.
- ^ EE Times Cadence kupuje firmu IBM v oblasti návrhových nástrojů pro testování Vyvolány 1. října 2002
- ^ EDN Cadence získává Celestry Získaný 16. ledna 2003
- ^ Santarini, Michael (14. července 2003). „Cadence kupuje formálního dodavatele nástrojů Verplex“. EE Times. Citováno 21. prosince 2017.
- ^ Times, EE (6. dubna 2004). „Cadence získává dodavatele analogového rozvržení Neolinear“. EE Times.
- ^ EE Times Cadence dokončuje akvizici společnosti Verisity Citováno 7. dubna 2005
- ^ „Cadence koupil spuštění DFM Praesagus za 26 milionů dolarů“.
- ^ Elektronický design Cadence získává Invarium za účelem posílení technologie DFM Citováno 22. července 2007
- ^ „Cadence Design Systems kupuje čipový design, Clear Shape | VentureBeat“. venturebeat.com. Citováno 2017-12-20.
- ^ EDN Cadence získat Clear Shape Citováno 20. ledna 2005
- ^ Leopold, George (21. března 2008). „Cadence kupuje Chip Estimate specialistu na opětovné použití IP“. EE Times. Citováno 20. prosince 2017.
- ^ EDN Cadence koupit Denali za 315 milionů dolarů Citováno 13. května 2010
- ^ EE Times Cadence kupuje automatizaci designu Altos Citováno 10. května 2011
- ^ Obchodní deník Silicon Valley Cadence získává Altos Design Automation Citováno 10. května 2011
- ^ EE Times Cadence získává silového specialistu Azura Citováno 12. července 2011
- ^ Evertiq Cadence získává Sigrity Citováno 3. července 2012
- ^ EE Times Cadence vyplácí 80 milionů dolarů na nákup firmy zabývající se integritou signálu Citováno 3. července 2012
- ^ EE News Europe Akvizice Cosmic Circuits pomáhá společnosti Cadence rozšířit portfolio IP Citováno 7. února 2013
- ^ EE Times Cadence kupuje spuštění analogové IP Citováno 7. února 2013
- ^ EETimes Cadence získat Tensilica Citováno 11. března 2013
- ^ VentureBeat Cadence kupuje společnost zabývající se designem čipů Tensilica za 380 milionů $ Citováno 11. března 2013
- ^ EE Times Cadence kupuje Evatronix za účelem posílení fondu IP Citováno 7. května 2013
- ^ Nová elektronika Cadence Buys Forte, se snaží vytvořit nabídku HLS Citováno 6. února 2014
- ^ Electronics 360 Math Backs Cadence's Forte Acquisition Citováno 6. února 2014
- ^ eeNews Embedded Cadence Roste profil formálního ověření s výkupem Jasper DA Citováno 23. dubna 2014
- ^ Electronics 360 Cadence se neustále konsoliduje nákupem Jasper Citováno 22. dubna 2014
- ^ EENews Analog Cadence získává technologii zrychlení simulace paralelní logiky nákupem Rocketick Citováno 13. dubna 2016
- ^ eeNews Analog Cadence rozšiřuje nabídku vysokorychlostní komunikace IP s nusemi dea Citováno 2. listopadu 2017
- ^ Obchodní deník Silicon Valley Cadence Design Systems získá AWR Corp. od National Instruments za 160 mil. USD Citováno 2. prosince 2019
- ^ Nová elektronika Cadence provádí akvizici společnosti Integrand Citováno 17. února 2020
- ^ všeRF Cadence urychluje inovace v 5G RF komunikaci získáním společnosti Integrand Citováno 14. února 2020
- ^ CBC Nová kapitola: Firma ze Silicon Valley kupuje technologickou společnost St. John's Citováno 13. srpna 2020
- ^ Betakit Newfoundland's InspectAR získaný Cadence Design Systems Citováno 13. srpna 2020
- ^ Specialized Software Maker je určen k účasti na výkupních rozhovorech Andrew Ross Sorkin a Michael J. de la Merced, The New York TimesZveřejněno: 4. června 2007
- ^ „Návrh na stažení kadence k získání mentorské grafiky“.
- ^ A b Pracovní týden (výplatní zeď) přehled celého případu, po trestním řízení, ale před nákupem Synopsys.
- ^ Článek EEDesign o konečném vypořádání.
- ^ Cadence v. Avanti: Zákon UTSA a Kalifornie o obchodním tajemství Archivováno 07.07.2012 v Archiv. Dnes, Danley, J., Berkeley Technology Law Journal, 2004, sv. 19; Část 1, strany 289-308
- ^ U soudů se hrozby stávají alarmující skutečností, Deborah Sontag, The New York Times, 20. března 2005
- ^ Zvláštní legální sága ošklivě zatočí, Richard Goering, EE Times, 2. srpna 2004
- ^ Porota shledá Mohsena vinným z křivé přísahy, maření spravedlnosti Dylan McGrath EE Times, 28. února 2006
- ^ https://www.eetimes.com/author.asp?section_id=14&doc_id=1285369
- ^ https://www.eetimes.com/document.asp?doc_id=1174225
- ^ Cadence žaluje společnost Berkeley Design Automation Dylan McGrath EE Times, 15. dubna 2013
- ^ Mentor kupuje společnost Berkeley DA po soudním sporu s Cadence, Peter Clarke, eeNews Europe, 24. března 2014
- ^ Bailey, Brian (20. prosince 2017). „Alberto Sangiovanni-Vincentelli získává cenu EDAA za celoživotní dílo“. EE Times.