Kniha: CE PE Exam Study Guide II - Book:CE PE Exam Study Guide II - Wikipedia


Vyberte vhodný obrázek obálky této knihy. Pokyny naleznete v části „Šablona: Uložená kniha“. “
Tohle je Kniha Wikipedia, sbírka článků Wikipedie, které lze snadno uložit, importovat externí službou elektronického vykreslování a objednat jako tištěnou knihu.

Upravit tuto knihu: Tvůrce knih · Wikitext
Objednejte si tištěnou kopii od: PediaPress
[ O ] [ Pokročilý ] [ FAQ ] [ Zpětná vazba ] [ Pomoc ] [ WikiProject ] Nedávné změny  ]

Studijní příručka ke zkoušce CE PE II

Část 1 - Základy
Kódování znaků
Znak (výpočet)
Univerzální znaková sada
IEEE 1394
ASCII
Matematika
Bitová operace
Podepsané číselné reprezentace
IEEE s plovoucí desetinnou čárkou
Operátoři v C a C ++
De Morganovy zákony
Boothův multiplikační algoritmus
Binární multiplikátor
Wallaceův strom
Dadda multiplikátor
Násobit – akumulovat provoz
Velká O notace
Eulerova identita
Základní elektronika
Sériové a paralelní obvody
RLC obvod
Tranzistor
Aplikace operačních zesilovačů
Zpracování signálu
Zpracování signálu
Digitální filtr
Rychlá Fourierova transformace
Cooley – Tukey FFT algoritmus
Modifikovaná diskrétní kosinová transformace
Zpracování digitálních signálů
Analogově-digitální převodník
Detekce / oprava chyb
Paritní bit
Detekce a oprava chyb
Kontrola cyklické redundance
Hammingův kód
Hamming (7,4)
Konvoluční kód
Oprava chyby vpřed
Věta o kódování hlučných kanálů
Modulace
Poměr signálu k šumu
Lineární kód
Hluk (elektronika)
Část 2 - Hardware
Hardware
Logická rodina
Víceúrovňová buňka
Klopný obvod (elektronika)
Stav závodu
Binární rozhodovací diagram
Minimalizace obvodu pro booleovské funkce
Karnaugh mapa
Algoritmus Quine – McCluskey
Design integrovaného obvodu
Programovatelná logika
Standardní buňka
Programovatelné logické zařízení
Polní programovatelné hradlové pole
Složité programovatelné logické zařízení
Integrovaný obvod specifický pro aplikaci
Logická optimalizace
Úroveň převodu registru
Půdorys (mikroelektronika)
Jazyk popisu hardwaru
VHDL
Verilog
Automatizace elektronického designu
Minimalizátor heuristické logiky espressa
Směrování (automatizace elektronického návrhu)
Statická analýza načasování
Umístění (EDA)
Optimalizace výkonu (EDA)
Časové uzavření
Návrhový tok (EDA)
Designové uzavření
Nájemné pravidlo
Montáž / Test
Kontrola návrhových pravidel
SystemVerilog
Test obvodu
Společná zkušební akční skupina
Hraniční skenování
Jazyk popisu hraničního skenování
Zkušební stolice
Pole kulové mřížky
Hlava v polštáři (metalurgie)
Kráter padů
Pole mřížky
Procesory
Počítačová architektura
Harvardská architektura
Design procesoru
Centrální procesorová jednotka
Mikrokód
Aritmetická logická jednotka
Mezipaměť CPU
Sada instrukcí
Ortogonální instrukční sada
Klasické potrubí RISC
Snížené výpočty instrukční sady
Paralelismus na úrovni instrukcí
Instrukční potrubí
Hazard (počítačová architektura)
Bublina (výpočet)
Superskalární
Paralelní výpočty
Dynamické plánování priorit
Amdahlův zákon
Srovnávací test (výpočet)
Moorův zákon
Výkon počítače
Superpočítač
SIMD
Vícejádrový procesor
Výslovně paralelní výpočet instrukcí
Simultánní multithreading
Redundance a spolehlivost
Spolehlivost
Aktivní redundance
Duální modulární redundance
Trojitá modulární redundance
Bezproblémová redundance vysoké dostupnosti
Programování v N-verzi
NÁLET
Odolnost proti chybám
Počítačový systém odolný vůči chybám
Časovač hlídacího psa
Redundantní pole nezávislé paměti
Paměť
Ukládání počítačových dat
Řadič paměti
Jednotka pro správu paměti
Statická paměť s náhodným přístupem
Dynamická paměť s náhodným přístupem
Synchronní dynamická paměť s náhodným přístupem
DDR2 SDRAM
Flash paměť
Čištění paměti
Striping dat
Výkonové charakteristiky jednotky pevného disku
Sektor disku
Část 3 - OS, software, testování, AI
Operační systémy
Operační systém
Multiprocesing
Souběžné výpočty
Počítačový cluster
Distribuované výpočty
Důvěryhodná výpočetní základna
Vestavěný systém
Emulátor v obvodu
Operační systém v reálném čase
Porovnání operačních systémů v reálném čase
Rate-monotónní plánování
Nejčasnější termín prvního plánování
Nejméně časové rozvržení času
Termín-monotónní plánování
Plánování každý s každým
O (1) plánovač
Vlákno (výpočetní)
Řízení souběžnosti
Synchronizace (informatika)
Vzájemné vyloučení
Ovladač zařízení
Vývoj softwaru
Proces vývoje softwaru
Specifikace softwarových požadavků
Spirálový model
Agilní vývoj softwaru
Vývoj založený na chování
Kovbojské kódování
Štíhlý vývoj softwaru
Extrémní programování
Analýza strukturovaných systémů a návrhová metoda
Seznam filozofií vývoje softwaru
Generování programovacích jazyků
Porovnání programovacích jazyků
Řetězec formátu Printf
Programovací paradigma
Objektově orientovaný design
Softwarová dokumentace
Dokument o návrhu softwaru
Objektově orientované programování
Metoda návrhu zaměřená na architekturu
Systém souběžných verzí
Údržba softwaru
Kontrola revizí
Správa konfigurace softwaru
Životní cyklus vydání softwaru
MIL-STD-498
Softwarová záruka
Životní cyklus vývoje systémů
Kvalita softwaru
Řízení kvality softwaru
Relační databáze
KYSELINA
Seznam datových struktur
Semipredikátový problém
Specifikace aplikačního rozhraní
Homoikonicita
Modelování specifické pro doménu
Unifikovaný Modelovací Jazyk
Test / integrace
Testování softwaru
Testovaný vývoj
Vývoj řízený přejímacími testy
Testování integrace
Návod na software
Kontrola kódu
Kontrola softwaru
Ověření softwaru
Funkční testování
Testování softwaru
White-box testování
Testování černé skříňky
Testování šedé skříňky
Ověření a validace (software)
Správnost (informatika)
AI a robotika
Zpracování řeči
Zpracování obrazu
Počítačové vidění
Robotika
Rozpoznávání řeči
Část 4 - Informační teorie, šifrování, práce v síti a zabezpečení
Teorie informací
Informační teorie
Kapacita kanálu
Shannon – Hartleyova věta
Nyquist – Shannonova věta o vzorkování
Shannonova věta o kódování zdroje
Zadržení nulové objednávky
Komprese dat
Pořadí modulace
Klíčování fázovým posunem
Šifrování
Funkce hash
Seznam hashovacích funkcí
Algoritmus vyhledávání řetězců
Lavinový efekt
Algoritmus Rabin – Karp
Kód pro opravu chyb série
Kryptografie
Kryptografická hashovací funkce
Kryptografie veřejného klíče
Viterbiho algoritmus
Síťování
Počítačová síť
Seznam síťových sběrnic
Rozsáhlá síť
Místní síť
Síťová věda
Nevrácení na nulu
Manchesterský kód
Ethernet
Internet
OSI model
protokol kontroly přenosu
Protokol point-to-point
Problém s odhaleným uzlem
Přepínání obvodů
Optická komunikace
Správa kapacity
Správa šířky pásma
Šířka pásma (výpočetní)
Propustnost
Síťový hardware
Bezdrátová síť
IEEE 802.11
Klíčování doplňkovým kódem
Protokol zahájení relace
Ověřovací kód zprávy
Protokol ovládání portu
Monitorování sítě
Jednoduchý protokol pro správu sítě
Měření propustnosti sítě
Spolehlivost (počítačové sítě)
Metoda přístupu ke kanálu
Vícenásobný přístup s časovým dělením
Bezpečnostní
Zabezpečení počítače
Oddělení ochrany a bezpečnosti
Informační bezpečnost
Systém řízení bezpečnosti informací
Internetová bezpečnost
Hacker (zabezpečení počítače)
DMZ (výpočetní)
Firewall (výpočetní)
Stavový firewall
Systém detekce narušení
Útok typu odmítnutí služby
Spoofing IP adresy
Část 5 - Různé
Analýza rozhodnutí s více kritérii
Další materiály

Mám odkazy na některé další materiály, které přidám, když dostanu příležitost - hlavně příklady prací VHDL a Karnaugh Map.

{{BookCat}} {{Předměty | Computer_engineering}}