Dlaždicový procesor - Tile processor
![]() | Tento článek má několik problémů. Prosím pomozte vylepši to nebo diskutovat o těchto otázkách na internetu diskusní stránka. (Zjistěte, jak a kdy tyto zprávy ze šablony odebrat) (Zjistěte, jak a kdy odstranit tuto zprávu šablony)
|
Procesory dlaždic jsou vícejádrový nebo manycore čipy, které obsahují jednorozměrná nebo častěji dvojrozměrná pole identických dlaždic. Každá taška obsahuje výpočetní jednotku (nebo procesor nebo procesor), mezipaměti a přepínač. Dlaždice lze považovat za přidání přepínače do každého jádra, kde jádro obsahuje výpočetní jednotku a mezipaměti.
V typické konfiguraci procesoru dlaždic jsou přepínače v každé z dlaždic navzájem propojeny pomocí jednoho nebo více síťové sítě.[1] The Tilera DLAŽDICEPro64 například obsahuje 64 dlaždic. Každá z dlaždic obsahuje CPU, mezipaměti L1 a L2 a přepínače pro několik sítí mesh.
Mezi další procesory v konfiguraci dlaždic patří SEAforth24, Kilocore KC256, Mikrokontroléry XMOS xCORE, a nějaký masivně paralelní pole procesorů.
Reference
- ^ Wentzlaff, David (15. září 2007). „Architektura propojení čipových procesorů na čipu“ (PDF). IEEE Micro. doi: 10,1109 / MM.2007,89
![]() | Tento počítačový článek je pahýl. Wikipedii můžete pomoci pomocí rozšiřovat to. |