Ian A. Young - Ian A. Young
Ian A. Young | |
---|---|
![]() | |
narozený | |
Státní občanství | USA, Austrálie |
Alma mater | University of California, Berkeley, University of Melbourne, Austrálie |
Známý jako | fázově uzavřená smyčka |
Ocenění | Fellow, IEEE 1999; Fellow Intel 1996, Senior Fellow Intel 2004 |
Vědecká kariéra | |
Instituce | Intel, University of California, Berkeley, Mostek |
Teze | MOS spínané kondenzátory analogové rekurzivní filtry vzorkovaných dat (1978) |
Doktorský poradce | David A. Hodges Paul R. Gray |
Ian A. Young je Intel výkonný.[1] Byl manažerem návrhu oscilátoru používaného v mikroprocesorech Intel (pochybné tvrzení, uveďte prosím správný odkaz, protože to byl společný úspěch univerzity a průmyslu)[2]
Young napsal 50 výzkumných prací,[3] a má 71 patentů[4]v spínaný kondenzátor okruhy, DOUŠEK, SRAM, BiCMOS, x86 stopování, Fotonika a spintronika.
Životopis
Young, narozený v Melbourne v Austrálii, získal bakalářský a magisterský titul v oboru elektrotechniky z University of Melbourne, Austrálie. V roce 1978 získal doktorát z elektrotechniky na Kalifornské univerzitě v Berkeley, kde se věnoval výzkumu filtrů spínaných kondenzátorů MOSFET.[5]
Technická kariéra
Počáteční kariéra, analogové integrované obvody MOS a filtry spínaných kondenzátorů
Young získal titul PhD na University of California v Berkeley v roce 1978 a pracoval s David A. Hodges, vývoj prvních spínaných obvodů kondenzátorů MOS, které se později vyvinuly v analogové filtry kondenzátorů MOS.[5][6]
Intel BiCMOS pro logiku a SRAM
Young začal ve společnosti Intel v roce 1983 vývojem obvodů pro první 1 MB DRAM na světě v 1 μm CMOS v roce 1985,[7] a prvních 64 K SRAM v 1 μm CMOS. Jednalo se také o první vojenský kvalifikovaný SRAM v rámci programu VHIC.[8] V uzlu 600 nanometrů Intel přijal BiCMOS pro logiku vyžadující vývoj BiCMOS SRAM pro mezipaměť a novou rodinu standardních logických obvodů. Logická rodina BiCMOS využívala zařízení npn v rozbalovací cestě brány BiCMOS, aby vytvořila logickou rodinu CMOS s nízkým výkonem a vysokou kapacitní schopností pohonu. Technologie Intel BiCMOS byla umožněna inovativním trojitým rozptýleným tranzistorem npn. To vedlo k vysoce vyrobitelnému nízkonákladovému procesu kvůli minimálnímu počtu dalších kroků procesu. Naproti tomu jiné společnosti zaměstnaly BiCMOS k implementaci logika spojená s emitorem pro mikroprocesory, které spotřebovaly mnohem více energie. The BiCMOS obvody byly vyvinuty pro Pentium rodina procesorů a její navazující generace, Pentium Pro, Pentium II rodina procesorů.
Éra Pentia a změna měřítka hodin
Young vyvinul původní taktovací obvod založený na Phase Locked Loop (PLL) v mikroprocesoru při práci na 50 MHz Intel 80486 design procesoru. Následně vyvinul základní stavební bloky taktovacího obvodu PLL používané v každé generaci mikroprocesorů Intel prostřednictvím 0,13 μm 3,2 GHz Pentium 4. Úspěšné zavedení taktování GHz přispělo k masivnímu zlepšení výpočetního výkonu.


Integrace PLL na čipu umožnila hodinovým rychlostem překročit rychlost I / O propojení mimo čip v DX2. To vedlo k integraci mezipaměti na čipu, což připravilo cestu pro první mikroprocesor s 1 milionem tranzistorů.
The rychlost hodin škálování ohlašované společnostmi Intel a AMD skončilo, protože ztrátový tepelný výkon procesorů dosáhl 100 W / cm ^ 2. Na konci závodu o rychlost hodin se rychlost hodin zvýšila o faktor více než 50. Intel se následně změnil na vícejádrovou éru s upravenými Intel Core architektura a souběžné vylepšení velikostí mezipaměti, aby bylo možné využít trvalého úspěchu Moorův zákon.
Propojení a fotonika
V roce 2001, jak signalizoval jeden konec hliníkové propojení[9] dosáhli mezí měřítka technologie, Young a spolupracovníci kvantifikovali migraci na opakovaná elektrická propojení pro běžné mikroprocesory.
Kromě výpočtů CMOS
Dohlížel na Dr. Dmitriho Nikonova a spol. pro jednotné srovnávací značení k identifikaci technologických možností v spintronika, uzel tunelu a fotonika zařízení.[10][11][12]
Je také zakládajícím šéfredaktorem IEEE Journal of Exploratory Solid State Computational Devices.
Ocenění a vyznamenání
- 1992–2005: člen technického programového výboru Mezinárodní konference pro pevné obvody (ISSCC)
- 1994: prosincový hostující redaktor pro IEEE Journal of Solid-State Circuits (JSSCC)[13]
- 1996: Fellow společnosti Intel (nejvyšší technická pozice v Intel do roku 2002)[14]
- 1996: dubnový hostující redaktor pro JSSCC[13]
- 1997: dubnový hostující redaktor pro JSSCC[13]
- 1999: člen IEEE[15]
- 1991–1996: programová komise pro sympozium o obvodech VLSI[13]
- 1995–1996: předseda výboru technického programu pro sympozium o obvodech VLSI
- 1997–1998: předseda sympozia o obvodech VLSI[13]
- 1997–2003: předseda digitálního podvýboru Mezinárodní konference polovodičových obvodů (ISSCC)
- 2004: Senior Fellow společnosti Intel (nejvyšší technická pozice ve společnosti Intel od roku 2002)[14]
- 2005: předseda výboru technického programu ISSCC z roku 2005
- 2006–2011: člen správního výboru IEEE Solid-State Circuits Society
- 2008–2010: IEEE Solid State Circuits Society, význačný lektor
- 2009: Cena Jack Raper Award International Solid-State Circuits Conference za dokument Vynikající technologické směry[16]
- 2012: Plenární řečník na konferenci IEEE Device Research Conference
- 2013: hostující redaktor IEEE Journal of Selected Topics in Quantum Electronics (JSTQE)
- 2014: šéfredaktor IEEE Journal on Exploratory Solid-State Computational Devices and Circuits
Vybraná díla
- Young, I.A .; Greason, J. K.; Wong, K.L .. „Generátor hodin PLL s rozsahem blokování 5 až 110 MHz pro mikroprocesory,„ Solid-State Circuits, IEEE Journal of, sv. 27, č. 11, str. 1599–1607, listopad 1992.[17]
- Young, Ian A., Monte F. Mar a Bharat Bhushan. „0,35 μm CMOS 3–880 MHz PLL N / 2 hodinový multiplikátor a distribuční síť s nízkým chvěním pro mikroprocesory.“ Konference o polovodičových obvodech, 1997. Přehled technických článků. 43. ISSCC, 1997 IEEE International. IEEE, 1997.[18]
- Young, I.A .; Hodges, D.A. „MOS komutovaný kondenzátor analogové rekurzivní filtry s přímým vzorkováním dat,“ IEEE Journal of Solid-State Circuits, sv. 14, č. 6, str. 1020–1033, prosinec 1979[19]
- Mladý, Iane. Historie nepřetržitě inovativního analogového integrovaného obvodu.[20]
- Young, Ian A. a kol. „Optická I / O technologie pro tera-scale výpočty.“ Polovodičové obvody, IEEE Journal of 45.1 (2010): 235–248.[21]
- Muthali, H.S .; Thomas, T.P .; Young, I.A. „Vysílač / přijímač SONET CMOS 10 gb / s,“ Solid-State Circuits, IEEE Journal of, sv. 39, č. 7, str. 1026–1033, červenec 2004.[22]
- Manipatruni, S .; Lipson, M .; Young, I. „Úvahy o škálování zařízení pro globální propojení Nanophotonic CMOS,“ IEEE Journal of Selected Topics in Quantum Electronics, sv. PP, č. 99, s. 1.[23]
- D.E. Nikonov, I. A. Young, Přehled zařízení Beyond-CMOS a jednotná metodika pro jejich srovnávání IEDM 2012[10]
- Avci, Spojené státy; Rios, R .; Kuhn, K .; Young, I.A. „Srovnání výkonu, přepínací energie a procesních variací pro TFET a MOSFET v logice,“ VLSI Technology (VLSIT), 2011 Symposium on, sv., Č., Str. 124 125, 14. – 16. Června 2011.[24]
- Manipatruni, S .; Nikonov. D.E .; Young, Ian. „Cíle materiálu pro škálování logiky všech otáček“, Phys. Rev. Aplikováno 5, 014002.[25]
Vybrané patenty
- 5 412 349, generátor hodin PLL integrovaný s mikroprocesorem, 5. února 1995
- 5,446,867, hodinový obvod mikroprocesoru PLL s volitelnou zpožděnou zpětnou vazbou, 29. srpna 1995
- 5 280 605, Omezovač rychlosti hodin pro mikroprocesor, 18. ledna 1994
- 6 081 141, Hierarchical Clock Frequency Domains for a Semiconductor Device, 27. června 2000
- 6 512 861, Způsob balení a montáže pro optické spojení, 28. ledna 2003
- 6 636 976, Mechanismus řízení di / dt pro mikroprocesor, 21. října 2003
- 6 075 908 Paniccia, Mario J., Valluri RM Rao a Ian A. Young. „Metoda a zařízení pro optickou modulaci světla zadní stranou matrice integrovaného obvodu.“ 13. června 2000.
- 7 049 704 Chakravorty, K. K., Swan, J., Barnett, B. C., Ahadian, J. F., Thomas, T. P., & Young, I. (2006). US patent č.
- 6 125 217 Paniccia, M. J., Young, I. A., Thomas, T. P., & Rao, V. R. (2000)
Reference
- ^ „Intel Leadership Web“. Newsroom.intel.com. Citováno 27. února 2013.
- ^ Young, I.A .; Greason, J. K.; Wong, K.L. (Listopad 1992). "Generátor hodin PLL s rozsahem blokování 5 až 110 MHz pro mikroprocesory". IEEE Journal of Solid-State Circuits. 27 (11): 1599–1607. Bibcode:1992IJSSC..27.1599Y. doi:10.1109/4.165341.
- ^ „Seznam recenzovaných článků“. Google Scholar. 15. února 2005. Citováno 27. února 2013.
- ^ "Seznam patentů". Citováno 27. února 2013.
- ^ A b Young, I. A. Analogové rekurzivní filtry vzorkovaných dat se spínaným kondenzátorem MOS (Teze). University of California, Berkeley. p. 27. Bibcode:1978PhDT ........ 27Y.
- ^ Young, I.A .; Hodges, D.A. (Prosinec 1979). Msgstr "MOS přepínané kondenzátory analogové rekurzivní filtry s přímým vzorkováním dat vzorkovaných dat". IEEE Journal of Solid-State Circuits. 14 (6): 1020–1033. Bibcode:1979IJSSC..14.1020Y. doi:10.1109 / JSSC.1979.1051311. S2CID 39918017.
- ^ Webb, C; Creek, R; Holt, W; King, G; Young, I (1986). "A 65 ns CMOS 1Mb DRAM". 1986 Mezinárodní konference polovodičových obvodů IEEE. Přehled technických článků. str. 262–263. doi:10.1109 / ISSCC.1986.1156984. S2CID 60833533.
- ^ „první vojenský certifikovaný IC s velmi vysokou rychlostí, pp 76“. Citováno 27. února 2013.
- ^ Bohr, M. T. (1995). „Interconnect scaling - skutečný omezovač pro vysoce výkonný ULSI“. Sborník z mezinárodního setkání elektronových zařízení. 241–244. doi:10.1109 / IEDM.1995.499187. ISBN 978-0-7803-2700-9. S2CID 109971022.
- ^ A b Nikonov; Young (1. února 2013). „Přehled zařízení Beyond-CMOS a jednotná metodika pro jejich srovnávání“. arXiv:1302.0244 [cond-mat.mes-hala ].
- ^ Manipatruni, S .; Lipson, M .; Young, I. A. (březen 2013). "Úvahy o škálování zařízení pro nanophotonické CMOS globální propojení". IEEE Journal of Selected Topics in Quantum Electronics. 19 (2): 8200109. arXiv:1207.6819. Bibcode:2013IJSTQ..1900109M. doi:10.1109 / JSTQE.2013.2239262. S2CID 6589733.
- ^ Manipatruni, Sasikanth; Nikonov, Dmitri E .; Young, Ian A. (prosinec 2012). "Modelování a návrh integrovaných obvodů Spintronic". Transakce IEEE na obvodech a systémech I: Pravidelné práce. 59 (12): 2801–2814. doi:10.1109 / TCSI.2012.2206465. S2CID 29729892.
- ^ A b C d E „IEEE Society News“. doi:10.1109 / MSSC.2008.930947. Citovat deník vyžaduje
| deník =
(Pomoc) - ^ A b „Intel jmenuje nové spolupracovníky“. Vestavěné. Citováno 27. února 2013.
- ^ "Fellows: Y". IEEE. Citováno 27. února 2013.
- ^ „O nás: Ceny konference 2009“. ISSCC. Citováno 27. února 2013.
- ^ Young, I.A .; Greason, J. K.; Wong, K.L. (1992). "Generátor hodin PLL s rozsahem blokování 5 až 110 MHz pro mikroprocesory". IEEE Journal of Solid-State Circuits. 27 (11): 1599–1607. Bibcode:1992IJSSC..27.1599Y. doi:10.1109/4.165341.
- ^ Young, I.A .; Mar, M.F .; Bhushan, B. (1997). "0,35 μm CMOS 3-880 MHz PLL N / 2 hodinový multiplikátor a distribuční síť s nízkým chvěním pro mikroprocesory". 1997 IEEE International Solid-State Circuits Conference. Přehled technických článků. str. 330–331. doi:10.1109 / ISSCC.1997.585406. ISBN 978-0-7803-3721-3. S2CID 41446239.
- ^ Young, I.A .; Hodges, D.A. (27. září 2011). Msgstr "MOS přepínané kondenzátory analogových rekurzivních filtrů s přímými daty vzorkovaných dat". IEEE Journal of Solid-State Circuits. 14 (6): 1020–1033. doi:10.1109 / JSSC.1979.1051311. S2CID 39918017.
- ^ „Historie neustále inovativního analogového integrovaného obvodu“. Ieee.org. Citováno 27. února 2013.
- ^ Young, Ian A .; Mohammed, Edris; Liao, Jason T. S .; Kern, Alexandra M .; Palermo, Samuel; Block, Bruce A .; Reshotko, Miriam R .; Chang, Peter L.D. (27. září 2011). "Optická I / O technologie pro výpočet v terajším měřítku". IEEE Journal of Solid-State Circuits. 45: 235–248. doi:10.1109 / JSSC.2009.2034444.
- ^ Muthali, H.S .; Thomas, T.P .; Young, I.A. (27. září 2011). „Vysílač / přijímač SONOS CMOS 10 gb / s“. IEEE Journal of Solid-State Circuits. 39 (7): 1026–1033. CiteSeerX 10.1.1.136.2741. doi:10.1109 / JSSC.2004.829935. S2CID 13558998.
- ^ Manipatruni, S .; Lipson, M .; Young, I. A. (27. září 2011). "Úvahy o škálování zařízení pro nanophotonické CMOS globální propojení". IEEE Journal of Selected Topics in Quantum Electronics. 19 (2): 8200109. arXiv:1207.6819. doi:10.1109 / JSTQE.2013.2239262. S2CID 6589733.
- ^ "Porovnání výkonu, přepínací energie a procesních variací pro TFET a MOSFET v logice". Červen 2011: 124–125. doi:10.1109 / ISCAS.1996.598467. S2CID 62083760. Citovat deník vyžaduje
| deník =
(Pomoc) - ^ ["http://journals.aps.org/prapplied/abstract/10.1103/PhysRevApplied.5.014002 ]