Výbor pro standardy automatizace designu - Design Automation Standards Committee
The Výbor pro standardy automatizace designu (DASC) je podskupina zúčastněných jednotlivců, členů Institute of Electrical and Electronics Engineers (IEEE) Počítačová společnost a Sdružení pro standardy Dohlíží na standardy IEEE, které se týkají počítačem podporovaný design (známé jako automatizace designu). Je součástí IEEE Computer Society.[1]
Tato skupina sponzoruje a vyvíjí standardy na základě zásad EU IEEE.
Skupina začala v létě 1984 u Konference o automatizaci designu Zpočátku skupina podporovala VHDL jako standard, ale rozšířil své pokrytí na Verilog a poté další oblasti v prostoru automatizace návrhu.
Poté, co jsme prošli obdobím velmi málo schůzek v letech 2004–2006, které skončilo určitými spory o mocenské standardy (viz Společný formát napájení a Jednotný formát napájení ), skupina vyvinula nové a explicitní zásady a postupy. Po schválení těchto postupů v roce 2007 se skupina začala scházet každý měsíc prostřednictvím telekonference. Aktivní schůzky zahrnují společnosti EDA, společnosti pro systémovou integraci, elektronické intelektuální vlastnictví (vývojáři IP a společnosti Semiconductor a jednotlivci se zájmem o tato témata.
Počínaje rokem 2007 začala skupina udělovat cenu za zásluhy Ron Waxman Design Automation Standards Committee. Toto ocenění bylo pojmenováno po časném a trvale přispívajícím organizátorovi DASC Ronovi Waxmanovi.
Prvním příjemcem ceny v roce 2007 byl Gabe Moretti.
Práce výboru
Největším střediskem zájmu v DASC byly jazykové standardy návrhu a ověřování, které vycházejí z klíče jazyk popisu hardwaru standardy VHDL a Verilog. Z nich plynou standardy pro načasování, syntézu, matematické rutiny, test, napájení, šifrování a metadata pro výše uvedená témata.
Důraz skupiny také vzrostl, aby zahrnoval standardy vyvíjené v analogově smíšeném signálu a další rozšíření poháněná těmito potřebami.
Aktivní pracovní skupiny jsou:
- Pracovní skupiny VHDL
- P1076 Standard VHDL Referenční příručka k jazyku (VASG )
- P1076.1 Standard VHDL analogový a smíšený signál Rozšíření (VHDL-AMS )
- P1076.1.1 Standardní rozšíření analogových a smíšených signálů VHDL - balíčky pro podporu více energetických domén (StdPkgs ) - tato skupina je nyní součástí 1076.1
- Pracovní skupiny SystemVerilog
- P1800 SystemVerilog: Unified Hardware Design, Specification and Verification Language (SV-IEEE1800 ) [spolurozhodovaný s IEEE-SA CAG]
- P1647 Standard pro Funkční ověřovací jazyk 'e' (eWG )
- P1699 Rosetta System Level Design Language Standard (WG )
- Standard P1734 pro kvalitu elektronického designu duševního vlastnictví (IP) (WG )
- P1801 Standard pro Návrh a ověření integrovaných obvodů s nízkou spotřebou
Neaktivními pracovními skupinami jsou:
- P1076.2 Matematické balíčky standardu IEEE VHDL (matematika )
- P1076.3 Standardní balíčky syntézy VHDL (vhdlsynth )
- P1164 Standard Logika více hodnot Systém pro interoperabilitu modelu VHDL (Std_logic_1164) (vhdl-std-logic )
- P1076.4 Standard VITÁLNÍ Specifikace modelování ASIC (Application Specific Integrated Circuit) (VITÁLNÍ ) - Tato skupina je nyní součástí 1076.
- VHDL-200x: další revize
- Výbor pro screening a analýzu problémů (ISAC )
- Pracovní skupina programovacího jazyka VHDL (VHPI )
- P1364 Standard pro Verilog Jazyk popisu hardwaru (IEEEVerilog ) - tato skupina je nyní součástí P1800
- P1364.1 Standard pro syntézu přenosu na úrovni registru Register (VLOG-Synth )
- Standard P1481 pro architekturu otevřené knihovny (OLA) integrovaných obvodů (IC) (IEEE1481R )
- P1497 Standard pro Standardní formát zpoždění (SDF) pro proces elektronického návrhu (sdf )
- Standardní rozhraní P1499 pro hardware Popis Modely elektronických součástek (OMF )
- P1577 Objektově orientovaný VHDL (oovhdl )
- P1603 Standard pro Pokročilý formát knihovny (ALF) Describing Integrated Circuit (IC) Technology, Cells and Blocks (ALF )
- Knihovna P1604 IEEE (libieee )
- P1076.6 Standard pro syntézu úrovně přenosu registrů VHDL (RTL) (SIWG )
- P1666 Standard Systém C. Referenční příručka k jazyku (systemc ) [spolurozhodovaný s IEEE-SA CAG]
- P1685 DUCH Standard XML pro IP Popis (IEEE-1685 )
- P1735 Doporučená praxe pro šifrování a správu [užívacích práv] duševního vlastnictví elektronického designu (IP) (WG )
- P1778 ESTEREL jazyková standardizace v7 (WG )
- P1850 Standard pro PSL: Jazyk specifikace vlastnosti (IEEE-1850 )
Projekt je označen číslem přiděleným IEEE s předponou „P“.[2][3]
Viz také
Reference
- ^ „Výbor pro designové automatizační standardy“. oficiální webové stránky. IEEE. Archivováno z původního dne 25. července 2011. Citováno 13. srpna 2011.
- ^ „Pracovní skupiny DASC“. Archivováno od původního dne 2009-04-12. Citováno 2013-07-10.
- ^ „Pracovní skupiny DASC“. Archivováno z původního dne 2013-09-01. Citováno 2013-07-10.
- „Postupy pro Výbor pro standardy automatizace designu počítačové společnosti IEEE“. Výbor pro standardy automatizace designu.
- Moretti, Gabe (16.03.2007). „DASC schvaluje nízkoenergetický formát PAR“. EE Times.