Produkt se zpožděním napájení - Power–delay product

v digitální elektronika, produkt zpoždění napájení (PDP) je hodnota zásluh korelovaná s energetická účinnost a logická brána nebo logická rodina.[1] Také známý jako spínací energie, je produktem spotřeba energie P (zprůměrováno během spínací události) krát zpoždění vstupu / výstupu nebo doba trvání spínací události D.[1] Má rozměr energie a měří energii spotřebovanou na přepínací událost.

V CMOS obvod spínací energie a tedy PDP pro výpočetní cyklus 0: 1: 0 je CL·PROTIDD2. Proto snížení napájecího napětí VDD snižuje PDP.[1]

Energeticky účinné obvody s nízkým PDP tedy mohou fungovat také velmi pomalu produkt zpoždění energie (EDP), produkt produktu E a D (nebo P a D2), je někdy vhodnější metrikou.[1]

V obvodech CMOS je zpoždění nepřímo úměrné napájecímu napětí VDD a proto je EDP úměrné VDD. V důsledku toho snížení VDD také výhody EDP.[1]

Viz také

Reference

  1. ^ A b C d E Gaudet, Vincent C. (2014-04-01) [2013-09-25]. „Kapitola 4.1. Nízkoenergetické návrhové techniky pro nejmodernější technologie CMOS“. v Steinbach, Bernd (vyd.). Nedávný pokrok v booleovské doméně (1. vyd.). Newcastle upon Tyne, Velká Británie: Cambridge Scholars Publishing. 187–212. ISBN  978-1-4438-5638-6. Citováno 2019-08-04. [1] (455 stránek)

Další čtení