PA-7100 - PA-7100
The PA-7100 je mikroprocesor vyvinutý uživatelem Hewlett Packard (HP), která implementovala PA-RISC 1.1 architektura sady instrukcí (JE). Je také známý jako PCX-T a pod krycím názvem Thunderbird. Byl představen počátkem roku 1992 a byl prvním mikroprocesorem PA-RISC, který integroval jednotka s plovoucí desetinnou čárkou (FPU) on-die. Fungovalo to v 33 - 100 MHz a soutěžil primárně s Digital Equipment Corporation (DEC) Alfa 21064 v pracovní stanice a serveru trhy. Uživatelé PA-7100 byli ve společnosti HP HP 9000 pracovní stanice a Stratus Computer na svých serverech odolných proti poruchám Continuum.
Byl založen na čipové sadě PA-7000 (PCX-S), předchozí implementaci PA-RISC sestávající z mikroprocesoru a FPU. PA-7100 obsahuje 850 000 tranzistorů a opatření 14,3 x 14,3 mm pro oblast 204,49 mm². to bylo vymyslel společností HP v procesu CMOS26B, a 0,8 μm Komplementární polovodič oxidu kovu (CMOS) proces. PA-7100 je zabalen v kolíku 504 keramické mřížkové pole který má měď-wolfram rozdělovač tepla.
Vylepšený PA-7100, PA-7150 byl představen v roce 1994. Provozoval v 125 MHz, díky vylepšenému designu obvodu. Byl vyroben ve stejném procesu CMOS26B jako PA-7100.
Oba mikroprocesory byly vyrobeny u společnosti HP Corvallis, Oregon a Fort Collins, Colorado výrobní závody.[1]
The PA-7100LC a PA-7200 mikroprocesory byly také založeny na PA-7100.[2][3]
Poznámky
Viz také
- Amiga Hombre chipset (A Komodor -Amiga systém, který je založen na PA-7150 PROCESOR).
Reference
- Procesor PA-7100 PA-RISC OpenPA.net
- Asprey, T. a kol. (Červen 1993). „Výkonové vlastnosti mikroprocesoru PA7100“. IEEE Micro. s. 22–35.
- Chan, Kenneth K. a kol. (Únor 1996). "Návrh procesoru HP PA 7200". Deník Hewlett-Packard.
- DeLano, E. a kol. (1992). „Vysokorychlostní superskalární procesor PA-RISC“. Sborník Compcon. str. 116–121.
- DeTar, Jim (20. prosince 1993). „HP roztočí architekturu PA-RISC; součást pětiletého plánu“. Elektronické zprávy.
- Gwennap, Linley (7. března 1994). "PA-7200 umožňuje levné MP systémy". Zpráva mikroprocesoru.
- Heikes, C. (1994). „4,5 mm2 multiplikátorové pole pro pipeline koprocesor 200 MFLOP ". Přehled technických dokumentů ISSCC. str. 290–291.
- Yetter, J. a kol. (1992). „Superskalární procesor CPU / koprocesor 100 MHz PA-RISC“. 1992 Symposium on VLSI Circuits. s. 12–13.