Dělič paměti - Memory divider

A dělič paměti je poměr, který se používá k určení provozních hodin frekvence z paměť počítače v souladu s přední autobus (FSB) frekvence, pokud je paměťový systém závislý na rychlosti hodin FSB. Spolu s latence paměti časování, paměťové děliče jsou široce používány v přetaktování paměťové subsystémy k nalezení stabilních stavů pracovní paměti při vyšších frekvencích FSB. Poměr mezi DRAM a FSB se běžně označuje jako „poměr DRAM: FSB“.

Rozdělovače paměti jsou použitelné pouze u těch čipových sad, u nichž rychlost paměti závisí na rychlostech FSB. Určité čipsety jako nVidia 680i mají samostatnou paměť a pruhy FSB, kvůli nimž jsou hodiny paměti a hodiny FSB asynchronní a nejsou zde použity děliče paměti. Nastavení rychlostí paměti a přetaktování paměťových systémů v takových čipových sadách jsou různé problémy, které nepoužívají děliče paměti. Tento článek se vztahuje pouze na ty čipové sady, ve kterých jsou hodiny paměti závislé na hodinách FSB.

Přehled

Rozdělovače paměti umožňují, aby systémová paměť běžela pomaleji nebo rychleji než skutečná FSB (Front Side Bus) rychlost. V ideálním případě by sběrnice Front Side Bus a systémová paměť měly běžet stejnou rychlostí hodin, protože FSB připojuje systémovou paměť k CPU. Někdy je ale žádoucí provozovat FSB a systémovou paměť při různých rychlostech hodin. Je možné provozovat hodiny FSB a paměti při různých rychlostech hodin, v určitých mezích základní deska a odpovídající chipset. K dispozici jsou tedy nastavení označovaná jako Memory Divider nebo FSB / DRAM a jsou vyjádřena v „poměru“, který řídí rozdíl v rychlosti hodin paměti a rychlosti FSB.

Základní desky základní úrovně obvykle neposkytují děliče paměti, které mají být změněny, a děliče paměti jsou spravovány pomocí Řadič paměti (pokud čipová sada podporuje děliče paměti). Špičkové základní desky určené pro přetaktování poskytují možnosti pro změnu děliče paměti (pokud čipová sada podporuje děliče paměti). V některých čipových sadách se však nepoužívají děliče paměti, protože v těchto systémech je rychlost paměti nezávislá na rychlosti FSB.

Popis a použití

Obvykle (Rozdělovač paměti) × (Přední boční autobus Frequency) dává hodinám paměti I / O Bus. Paměťové hodiny poté určují konečnou provozní frekvenci nebo efektivní taktovací frekvenci paměťového systému v závislosti na typech DRAM (DDR, DDR2 a DDR3 SDRAM).

Ve výchozím nastavení jsou rychlost FSB a paměť obvykle nastaveny na poměr 1: 1, což znamená, že zvýšení rychlosti FSB (o přetaktování ) zvyšuje rychlost paměti o stejnou částku. Normálně není systémová paměť vytvořena pro přetaktování, a proto nemusí být schopna zvládnout úroveň přetaktování, kterou může procesor nebo základní deska dosáhnout. Dělič paměti umožňuje uživatelům zmírnit tento problém snížením zvýšení rychlosti paměti v porovnání s rychlostí FSB a procesoru.

Příklad

Předpokládejme, že počítačový systém má paměť DDR, dělič paměti 1: 1, FSB pracující na 200 MHz a multiplikátor CPU 10x. Poté budou hodiny základní paměti pracovat na (Rozdělovač paměti) × (FSB) = 1 × 200 = 200 MHz a efektivní hodiny paměti by byly 400 MHz, protože se jedná o systém DDR („DDR“ znamená Double Data Rate; efektivní rychlost hodin paměti je dvojnásobek skutečné rychlosti hodin). CPU bude pracovat na 10 × 200 MHz = 2,0 GHz. Pomocí frekvence sběrnice I / O 200 MHz různé typy DOUŠEK bude fungovat jako:

DDR SDRAM na 400 MHz (DDR-400 nebo PC-3200)DDR2 SDRAM na 800 MHz (DDR2-800 nebo PC2-6400)DDR3 SDRAM na 1600 MHz (DDR3-1600 nebo PC3-12800)

Nyní předpokládejme, že přetaktujeme FSB na 250 MHz, takže CPU pracuje na 10 × 250 MHz = 2,5 GHz a takt paměti pracuje na 250 MHz (Memory Divider × FSB). Jelikož se používá RAM DDR-400, bude efektivní takt paměti (skutečná frekvence paměti) 500 MHz. Normální DDR-400 SDRAM nebude fungovat na 500 MHz, protože je navržen tak, aby pracoval na 400 MHz a systém se stane nestabilním. Ale moderní CPU (s potenciálem přetaktování) může pracovat na 2,5 GHz (i když je navržen tak, aby fungoval na 2 GHz) bezchybně, aniž by způsobil jakýkoli problém se stabilitou. Abychom udrželi běh přetaktovaného procesoru na frekvenci 2,5 GHz nebo dokonce při vyšších rychlostech (zvýšením FSB), musíme zpomalit hodiny paměti, abychom dosáhli stabilního systému. Z tohoto důvodu, pokud snížíme poměr DRAM: FSB na 4: 5, pak je výsledná rychlost paměti (4/5) × 250 MHz = 200 MHz, což má za následek efektivní rychlost 400 MHz na DDR-400. Jsme tedy schopni pracovat se stabilním přetaktovaným procesorem na frekvenci 2,5 GHz od 2 GHz bez zvýšení efektivního taktu paměti.

Viz také

Reference

1. Co je dělič paměti
2. Důležité koncepty přetaktování