MCST-R500S - MCST-R500S
Obecná informace | |
---|---|
Spuštěno | 2007 |
Navrhl | Moskevské centrum technologií SPARC (MCST) |
Společný výrobce | |
Výkon | |
Max. procesor rychlost hodin | 500 MHz |
Architektura a klasifikace | |
Sada instrukcí | SPARC V8 |
Fyzické specifikace | |
Jádra |
|
The MCST R500S (ruština: МЦСТ R500S) je 32bitový systém na čipu, vyvinutý společností Moskevské centrum technologií SPARC (MCST) a vymyslel TSMC.
Hlavní vlastnosti MCST R500S
- realizuje SPARC V8 architektura instrukční sady (ISA)
- dvoujádrový
- obě jádra mohou pracovat nadbytek ke zvýšení spolehlivosti systému.
- základní specifikace:
- sdílená mezipaměť L2 512 kB
- integrované ovladače:
- 500 MHz rychlost hodin
- 130 nm proces
- velikost matrice 100 mm2
- ~ 45 milionů tranzistorů
- příkon 5W