Josh Fisher - Josh Fisher
Josh Fisher | |
---|---|
Josh Fisher v roce 2014. | |
narozený | [1] Bronx, NY, USA [1] | 22. července 1946
Alma mater | Courantův ústav matematických věd (Newyorská univerzita ) |
Známý jako | Vynález Architektury VLIW, Paralelismus na úrovni pokynů, Trasování plánování, Spoluzakladatel společnosti Multiflow Computer |
Ocenění | Cena Eckert-Mauchly, (IEEE / ACM 2003) Cena Ramakrishna Rau (IEEE-CS 2012) Podnikatel roku v Connecticutu (1987) Cenu prezidenta Young Investigator Award (NSF 1984) |
Vědecká kariéra | |
Pole | Počítačová architektura, Kompilace, Vestavěné systémy |
Instituce | univerzita Yale, Multiflow počítač, Hewlett-Packard Laboratories (v důchodu) |
Joseph „Josh“ Fisher je Američan a Španěl počítačový vědec známý svou prací na VLIW architektury, kompilace, a paralelismus na úrovni instrukcí, a za založení Multiflow počítač. On je Hewlett Packard Starší pracovník (emeritní).[2]
Životopis
Fisher drží a BA (1968) v matematice (s vyznamenáním) od Newyorská univerzita a získal a Magisterský a PhD stupně (1979) z informatiky od Courant Matematický ústav z New York University.[1]
Fisher nastoupil na katedru výpočetní techniky na Yale University v roce 1979 jako odborný asistent a v roce 1983 byl povýšen na docenta. V roce 1984 Fisher opustil Yale a založil Multiflow počítač s kolegy z Yale John O'Donnell a John Ruttenberg. Připojil se Fisher Laboratoře HP po uzavření Multiflow v roce 1990. Řídil HP Labs v Cambridge, MA USA od jeho založení v roce 1994 a stal se HP Fellow (2000) a poté Senior Fellow (2002) od vzniku těchto titulů v Hewlett-Packard. Fisher odešel z laboratoří HP v roce 2006.
Fisher je ženatý (1967) s Elizabeth Fisherovou; mají syna Davida Fishera a dceru Doru Fisherovou.[3] Je držitelem španělského občanství Sefardský dědictví.
Práce
Trasování plánování
V jeho Ph.D. disertační práce, Fisher vytvořil Trasování plánování kompilátorový algoritmus a vytvořil termín Paralelismus na úrovni instrukcí charakterizovat VLIW, superskalární, datový tok a další styly architektury, které zahrnují jemnozrnný paralelismus mezi jednoduchými instrukcemi na úrovni stroje. Plánování trasování bylo prvním praktickým algoritmem k nalezení velkého množství paralelismu mezi instrukcemi, které zabíraly různé základní bloky. To výrazně zvýšilo potenciální zrychlení paralelních architektur na úrovni instrukcí.
Styl architektury VLIW
Kvůli obtížnosti aplikace plánování trasování na idiosynkratické systémy (například DSP z doby 70. let), které by teoreticky měly být vhodným cílem pro kompilátor plánování trasování, navrhl Fisher architektonický styl VLIW. VLIWs jsou normální počítače, určené ke spuštění kompilovaného kódu a používané jako běžné počítače, ale nabízejí velké množství paralelismu na úrovni instrukcí naplánovaného plánováním trasování nebo podobným kompilátorem. VLIW se nyní značně používají, zejména ve vestavěných systémech. Nejoblíbenější jádra VLIW se prodala v množství několika miliard procesorů.[4][5][6][7]
Multiflow počítač
Společnost Multiflow byla založena za účelem komercializace plánování trasování a architektur VLIW, poté se obecně považovala za nepraktickou. Technický úspěch společnosti Multiflow a šíření její technologie a lidí měly velký vliv na budoucnost počítačové vědy a počítačového průmyslu.[3]
Ceny a vyznamenání
- Cena prezidenta NSF mladého vyšetřovatele z roku 1984. (Toto ocenění mělo přesvědčit slibnou fakultu, aby zůstala na univerzitách; finanční grant Yale University poklesl kvůli Fisherovu odchodu zahájit Multiflow.)
- 1987 Eli Whitney Connecticut Podnikatel roku.
- 2003 Cena Eckert-Mauchly dané The IEEE Computer Society a Sdružení pro výpočetní techniku, jako uznání 25 let klíčových příspěvků k paralelismu na úrovni výuky, průkopnické práce na architekturách VLIW a formulace techniky kompilace Trace Scheduling. Eckert-Mauchly je známý jako nejvyšší ocenění komunity počítačové architektury.
- 2012 B. Ramakrishna Rau Award udělená The IEEE Computer Society pro vývoj kompilace plánování trasování a průkopnické práce v architekturách VLIW (Very Long Instruction Word).
Spisy
- Joseph A Fisher, Paolo Farabochi a Cliff Young: Vestavěné výpočty: přístup VLIW k architektuře, překladačům a nástrojům. Elsevier / Morgan Kaufmann, 2004.
- Joseph A Fisher: Trasování: Technika pro globální zhutňování mikrokódů IEEE Trans. Computers, 30 (7): 478-490, 1981.
- Joseph A. Fisher: Architektury Wordu s velmi dlouhou instrukcí a ELI-512 Sborník ISCA '83 z 10. ročníku mezinárodního sympozia o počítačové architektuře, strany 140–150, ACM, New York, NY, USA. Retrospektivní, 25 let ISCA, ACM, 1998.
- Joseph A. Fisher, John R. Ellis, John C. Ruttenberg, Alexandru Nicolau: Paralelní zpracování: Inteligentní překladač a hloupý stroj Symp. Compiler Construction, 1984: 37-47. Retrospektivní, To nejlepší z PLDI, Oznámení ACM SIGPLAN, 39 (4): 112, 2003.
- Ramakrishna Rau, Joseph A. Fisher: Paralelní zpracování na úrovni pokynů: historie, přehled a perspektiva The Journal of Supercomputing - Special issue on instruction-level parallelism, Volume 7 Issue 1-2, May 1993. Také vydáno Kluwer Academic Publishers Hingham, MA, USA.
Reference
- ^ A b C Joseph A Fisher vita
- ^ Hewlett-Packard Senior Fellow Biografie.
- ^ A b http://www.MultiflowTheBook.com Multiflow Computer: Startup Odyssey.
- ^ The Hexagon VLIW Hexagon je VLIW se 4 čísly.
- ^ Qualcomm oznamuje svůj superčip 2012: 28nm Snapdragon S4, 10/12/2011 John Oram. Článek uvádí, že šestiúhelníky jsou v čipech Snapdragon od roku 2006.
- ^ Odhad objemů Snapdragonu.
- ^ ST231. Říká se, že model ST231 byl prodán v množství vyšším než 1 miliarda jader, které se používá hlavně v digitálním videu.
externí odkazy
- Elizabeth Fisher: Multiflow Computer: Startup Odyssey. CreateSpace, 2013.
- IEEE: Architektura VLIW Josepha A. Fishera, část 1 Solid-State Circuits Magazine, IEEE, 2009, ročník: 1, vydání: 2. Také Část 2