IBM zEC12 (mikroprocesor) - IBM zEC12 (microprocessor)

zEC12
Obecná informace
Spuštěno2012
NavrhlIBM
Výkon
Max. procesor rychlost hodin5,5 GHz
Mezipaměti
L1 mezipaměti64 + 96 KB / jádro
Mezipaměť L21 + 1 MB / jádro
Mezipaměť L348 MB / čip
Architektura a klasifikace
Min. velikost funkce32 nm
Sada instrukcíz / Architektura (ARCHLVL 3)
Fyzické specifikace
Jádra
  • 6
Dějiny
Předchůdcez196
Nástupcez13

The zEC12 mikroprocesor (zEnterprise EC12 nebo prostě z12) je čip vyrobený společností IBM pro jejich zEnterprise EC12 a zEnterprise BC12 sálové počítače, oznámeno 28. srpna 2012. Vyrábí se v East Fishkill, New York továrna na výrobu (dříve vlastněná společností IBM, ale výroba bude pokračovat po dobu deseti let novým vlastníkem GlobalFoundries ). Procesor se začal dodávat na podzim roku 2012. IBM uvedla, že se jednalo o nejrychlejší mikroprocesor na světě a je přibližně o 25% rychlejší než jeho předchůdce z196.[1][2]

Popis

Čip měří 597,24 mm2 a skládá se z 2,75 miliardy tranzistory vyrobeno v IBM 32 nm CMOS křemík na izolátoru výrobní proces, podporující rychlost 5,5GHz, nejvyšší CPU, které kdy byly vyrobeny pro komerční prodej.[3]

Procesor implementuje CISC z / Architektura s superskalární, mimo provoz potrubí a některé nové instrukce souvisí hlavně s transakční provedení. Jádra mají řadu dalších vylepšení, například lepší predikce větve mimo provoz a jeden vyhrazený koprocesor pro kompresi a kryptografii. Roura instrukcí má 15 až 17 stupňů; fronta instrukcí pojme 40 instrukcí; a až 90 pokynů může být „za letu“. Má šest jádra, každý se soukromým 64 KB Mezipaměť instrukcí L1, soukromá datová mezipaměť L1 96 KB, soukromá 1 MB Mezipaměť L2 mezipaměť instrukcí a soukromá datová mezipaměť L2 1 MB. Kromě toho je v systému implementována 48 MB sdílená mezipaměť L3 eDRAM a ovládané dvěma řadiči mezipaměti L3 na čipu. K dispozici je také další sdílená mezipaměť L1 používaná pro operace komprese a kryptografie.

Každé jádro má šest RISC - jako popravní jednotky, včetně dvou celočíselné jednotky, dva skladovací jednotky, jeden binární jednotka s plovoucí desetinnou čárkou a jeden desetinná plovoucí desetinná čárka jednotka. Čip zEC12 může dekódovat tři instrukce a provádět sedm operací v jediném hodinovém cyklu.[4] Ke každému jádru je připojena speciální akcelerační jednotka koprocesoru; v předchozím z CPU byly dvě sdílené všemi čtyřmi jádry.

Čip zEC12 má na palubě vícekanálový DDR3 RAM řadič paměti podpora a NÁLET jako konfigurace pro obnovení z chyb paměti. ZEC12 také obsahuje dva Sběrnice GX řadiče pro přístup k adaptérům hostitelského kanálu a periferním zařízením.

Sdílená mezipaměť

Přestože každý čip má 48 MB mezipaměti L3 sdílené 6 jádry a dalšími on-die zařízeními symetrické více procesů (SMP), existují 2 vyhrazené doprovodné čipy zvané Sdílená mezipaměť (SC), z nichž každý přidá 192 MB off-die Mezipaměť L4 celkem 384 MB mezipaměti L4. Mezipaměť L4 je sdílena všemi procesory v knize. Čipy SC se vyrábějí stejným procesem jako procesorové čipy zEC12, měří 28,4 x 23,9 mm a každý má 3,3 miliardy tranzistorů.[4]

Vícečipový modul

The zEnterprise System EC12 používá vícečipové moduly (MCM), což umožňuje, aby na jednom modulu bylo šest čipů zEC12. Každý MCM má dva sdílené čipy mezipaměti, které umožňují propojení procesorů na MCM s odkazy 40 GB / s. Jeden čip zEC12 čerpá v oblasti 300 Ž a MCM je chlazen kapalinovým chladicím mechanismem o výkonu 1 800 W.[4]

Různé modely systému zEnterprise mají různý počet aktivních jader. K dosažení tohoto cíle může být u některých procesorů v každém MCM deaktivováno páté a / nebo šesté jádro.

Viz také

Reference