GAL22V10 - GAL22V10
Designová firma | Lattice Semiconductor |
---|---|
Typ | Řada programovatelných logických zařízení |
The GAL22V10 je řada programovatelných logických zařízení od Lattice Semiconductor, implementováno jako založené na CMOS obecná logika pole Integrované obvody a dostupné v duální inline balíčky nebo plastové olověné nosiče třísek. Je to příklad standardního produkčního zařízení GAL, které se často používá ve vzdělávacích zařízeních jako základní PLD.[1][2][3]
Specifikace
GAL22V10 má 12 vstupních pinů a 10 pinů, které lze konfigurovat buď jako vstupy nebo výstupy, a existuje v různých rychlostech spínání od 25 do 4 ns.[1][2][4] Každý výstup je řízen výstupní logickou makrobuňkou s produktovým termínem umožňujícím výstup a proměnným počtem produktových termínů v rozmezí od osmi do šestnácti. Každý OLMC může být nastaven na výstup jako invertující nebo neinvertující a může být uveden do registrovaného nebo kombinatorického režimu. V registrovaném režimu každá makrobuňka aktivně používá klopný obvod D k udržení stavu pod kontrolou vstupu dat z logické části makrobuňky a vzestupné hrany hodinového signálu, zatímco v kombinatorickém režimu je klopný obvod odstraněn z makrobuňky a výstupy jsou řízeny přímo logikou. V posledně uvedeném režimu může kolík také dynamicky přepínat mezi vstupem a výstupem na základě výrazu produktu. V obou režimech se hodnota kolíku vrací zpět do pole jako produktový výraz. Kombinace se nastavují pomocí E.2PROMENÁDA. [3] Výstupní registry lze předem načíst do potenciálně neplatného stavu pro testování programátorem GAL22V10. Vstupy a výstupy zahrnují aktivní přítahy a jsou logika tranzistor-tranzistor kompatibilní díky nárazům s vysokou impedancí.[5]Sekce elektronického podpisu uživatele obsahuje podrobnosti, jako jsou kódy ID uživatelů, ID revizí nebo označení aktiv u oficiálních jednotek Lattice Semiconductor, a také statická sekce ES pro kompatibilitu s jednotkami GAL22V10 jiných než Lattice Semiconductor. Kromě toho je zahrnuta buňka zabezpečení, která po nastavení zakáže načítání logiky pole z čipu, dokud nebude nastavena nová sada logiky.
Ochrana západky je v oficiálních modelech Lattice Semiconductor implementována pomocí n-pullupů a nabíjecího čerpadla.
Dostupnost
Model GAL22V10D byl společností Lattice Semiconductor ukončen od června 2010 s poslední dodávkou v červnu 2011. U tohoto PLD Lattice nenabídla ani nedoporučila žádné náhrady kompatibilní s kolíky[6] Existují však i jiné alternativy kompatibilní s kolíky od jiných výrobců (např.Atmel ATF22V10).
Reference
- ^ A b Foltz, Heinrich. "Doplňující poznámky: Programování GAL22V10" (PDF). Elektrotechnická laboratoř I / II. University of Texas, Pan-American. Citováno 12. ledna 2014.[trvalý mrtvý odkaz ]
- ^ A b Reeder, Nicku. „Programování GAL22V10“. EET1131 Digitální elektronika. Sinclair Community College. Archivovány od originál dne 20. února 2014. Citováno 12. prosince 2013.
- ^ A b Dueck, Robert K. (2005). Digitální design s aplikacemi CPLD a VHDL (2. vyd.). Clifton Park, NY; [Kanada]: Thomson / Delmar Learning. 467–469. ISBN 1401840302.
- ^ Wirth, N. „Programovatelné logické zařízení jepGAL22V10 [sic]“. Institute of Computer Systems, Swiss Federal Institute of Technology, Zurich. Citováno 12. ledna 2014.
- ^ „Datasheet GAL22V10“ (PDF). Massachusetts Institute of Technology. Citováno 6. prosince 2015.
- ^ "PCN09I-10". Lattice Semiconductor. Citováno 13. prosince 2013.